当前位置:首页 > 新闻资讯 > FPGA之家动态 >

零基础学FPGA - 从静态时序分析到SDRAM时序收敛(上篇)

时间:2024-07-26      来源:网络搜集 关于我们 0

点击上方蓝字关注我们

零基础学FPGA (二十六)必会!从静态时序分析到SDRAM时序收敛(上篇)

一、从静态时序分析说起

       我理解的静态时序分析,就是我们在不加激励的情况下,通过对电路进行时序的延迟计算,预计电路的工作流程,对电路提出我们需要的一些约束条件,比如我们需要从A寄存器到B寄存器的延迟不能大于10ns,如果我们不添加时序约束,综合工具可能会有好几条路径,按照它自己的要求来布局布线,那么从A寄存器到B寄存器的时间就有可能是20ns或者15ns之类的路径,而我们需要的是不能大于10ns,因此,我们需要添加时序约束,再根据特定的时序模型,使我们的系统达到设计要求。

&nb...





登录后可继续阅读,无需付费!点击登录


注明:本内容来源网络,不用于商业使用,禁止转载,如有侵权,请来信到邮箱:429562386ⓐqq.com 或联系本站客服处理,感谢配合!
标签: FPGA培训 了不起的芯片 FPGA

零基础学FPGA (一) 关于我和FPGA

换个姿势学FPGA:《零基础学FPGA设计—理解硬件编程思想》

相关推荐
最新资讯
热门文章
标签列表

用户登陆

    未注册用户登录后会自动为您创建账号

提交留言