时间:2026-04-11 来源:FPGA_UCY 关于我们 0
![]()
FPGA如何从入门到高手?FPGA简介 FPGA是英文FieldProgrammableGateArray的缩写.即现场可编程门阵列.它是在可编程阵列逻辑PAL(ProgrammableArrayLogic).门阵列逻辑GAL(GateArrayLogic).可编程逻辑器件PLD(ProgrammableLogicDevi...
![]()
FPGA板的维护技巧分享(3.3V和1.2V短路)最近在维护一些FPGA板卡(EP4CE30F23C8N).发现有十几块FPGA板的3.3V和1.2V都出现了对地短路.拆下外围一些3.3V供电的芯片后.仍然短路.没办法最后直接一狠心把FPGA芯片给拆了.结果短路现象竟然都消失了.原来是F...
![]()
基于FPGA 的FMC 接口应用实例PEX6-COP是一个灵活的FPGA协处理器卡.它是带有FMC 输入输出模块并且集成了Virtex6 FPGA计算的核心的行业标准的半长PCIe台式机或服务器卡.FPGA运算核心采用了Xilinx公司的Virtex6 FPGA系列密度最高的LX550和SX475....
![]()
三分钟了解 ARM.DSP及FPGA的区别ARM(Advanced RISC Machines)是微处理器行业的一家知名企业.设计了大量高性能.廉价.耗能低的RISC处理器.相关技术及软件.ARM架构是面向低预算市场设计的第一款RISC微处理器.基本是32位单片机的行业标准.它提...
![]()
FPGA关键设计:时序设计FPGA设计一个很重要的设计是时序设计.而时序设计的实质就是满足每一个触发器的建立(Setup)/保持(Hold)时间的要求.建立时间(Setup Time):是指在触发器的时钟信号上升沿到来以前.数据稳定不变的时间.如果建...
![]()
FPGA设计中的异步复位同步释放问题异步复位同步释放首先要说一下同步复位与异步复位的区别.同步复位是指复位信号在时钟的上升沿或者下降沿才能起作用.而异步复位则是即时生效.与时钟无关.异步复位的好处是速度快.再来谈一下为什么FPGA设计中要用...
![]()
FPGA约束的详细介绍1.约束的目的介绍FPGA约束原理.理解约束的目的为设计服务.是为了保证设计满足时序要求.指导FPGA工具进行综合和实现.约束是Vivado等工具努力实现的目标.所以首先要设计合理.才可能满足约束.约束反过来检查设...
![]()
FPGA工程开发中仿真的重要性在进行FPGA工程开发中.我们都会接触到仿真这个环节.笔者在之前就粗略的提及过FPGA开发一定要仿真.要养成仿真的习惯.很多初学者或者学艺不精的工程师都比较排斥仿真.当然.如果您也排斥仿真.那么您就要扪心自问...
![]()
FPGA设计过程中定点小数计算要注意些什么在FPGA设计过程中难免会碰到需要进行截位.那定点小数的计算过程中我们需要注意些什么呢?首先.我们考虑如下计算式.sin cos 数据形式是 FIX_32_30X Y Z 数据形式是 FIX_32_20φ 是角度 最后需要计算 exp(jπφ).可以...
![]()
FPGA的一些规范以及该注意的问题0.模块级的注释每个模块开始要注明文件名.功能描述.引用模块.设计者.设计时间及版权信息等.1.宏(Macros)1.可以把所有的`define放在一个文件中.在编译原代码时首先把这个文件读入2.如果希望宏的作用域仅在...