时间:2024-07-27 来源:网络搜集 关于我们 0
这是一种高精度、低死区时间、大动态范围时间数字(TDC)架构,适合在Actel基于闪存和反熔丝FPGA中实施。
在三种不同的工业级FPGA中实现了这样的TDC:反熔丝FPGAAX500、基于闪存的FPGAAPA600和A3PE1500。
对于AX500中的TDC,获得了37ps的RMS和75psbin大小。
热测试...
FPGA设计技巧,如何能有效降低静态功耗?
基于IP核的FPGA设计方法是什么?
科普 | 一文了解FPGA
25实习必备——数字IC八股文集锦(FPGA底层资源;复位;数字IC设计流程;STA静态时序分析;分频;FIFO;亚稳态)
RISC-V如何部署于FPGA?解密背后故事
赛事资讯|2024安徽省机器人大赛-单片机与嵌入式赛道初赛取得圆满成功
获取验证码
未注册用户登录后会自动为您创建账号